返回首页

上拉电阻 总线容量

来源:www.haichao.net  时间:2023-03-14 17:01   点击:135  编辑:admin   手机版

一、拉电阻取值范围?

如果上拉电阻值过小,Vcc灌入端口的电流(Ic)将较大,这样会导致MOS管V2(三极管)不完全导通(Ib*β<Ic),有饱和状态变成放大状态,这样端口输出的低电平值增大(I2C协议规定,端口输出低电平的最高允许值为0.4V)

如果上拉电阻过大,加上线上的总线电容,由于RC影响,会带来上升时间的增大(下降延 是芯片内的晶体管,是有源驱动,速度较快;上升延是无源的外接电阻,速度慢),而且上拉电阻过大,即引起输出阻抗的增大,当输出阻抗和负载的阻抗可以比拟 的时,则输出的高电平会分压而减少。

I2C的上拉电阻可以是1.5K,2.2K,4.7K, 电阻的大小对时序有一定影响,对信号的上升时间和下降时间也有影响,一般接1.5K或2.2K

二、stm32单片机内部上拉电阻有多大?

上拉电阻一般用4.7K,其实只要2K到10K之间都行。

接数码管的话要接限流电阻,不接限流的话电流太大了,当时可能数码管会很亮,但是数码管的寿命就会明显缩短,用不了多久就会坏掉,所以要就限流电阻,一般用330到1K,根据自己要的亮度来选择,电阻越大则数码管越暗

三、cmos输入端上拉电阻是什么?

上拉就是将不确定的信号通过一个电阻钳位在高电平,电阻同时起限流作用。

1、当TTL电路驱动CMOS电路时,如果电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V), 这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须使用上拉电阻,以提高输出的高电平值。

3、为增强输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻以降低输入阻抗, 提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。

6、提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上、下拉电阻是电阻匹配,有效的抑制反射波干扰。

四、ttl上拉电阻多大?

TTL电平一般加上拉电阻,作用为稳定初始电平,一般选用5.1K、10K、20k等电阻

五、485怎么配置上拉电阻?

上下拉电阻  上拉就是将不确定的信号通过一个电阻钳位在高电平!电阻同时起限流作用!  RS-485芯片供电电压为4.5~5.5V,可与MCU共用5V电源。因RS-485总线为并接式二线制接口,一旦有一只芯片故障就可能将总线“拉死”,因此对其二线口VA、VB与总线之间应加以隔离。一种简单可行的方法是:VA、VB与总线之间各串接一只4~10Ω的PTC电阻,同时与地之间各跨接5V的TVS二极管以消除线路浪涌干扰。如没有PTC电阻和TVS二极管可用普通电阻和稳压管代替。为防止干扰信号误触发RO(接收器输出)负跳变(RO的负跳变是通信接收的关键),建议将RO外接10kΩ上拉电阻。

六、rs485接口电路上拉电阻和下拉电阻作用?阻值怎样选择?

上拉电阻也是偏置电阻就是把不确定的信号通过一个电阻嵌位在高电平,此电阻还起到限流的作用。同理,下拉电阻是把不确定的信号嵌位在低电平。在实际工程应用中,由于存在着反射信号和环境等各种干扰的影响,特别是在通讯波特率比较高的时候,在线路上加上下拉偏置电阻是很有必要的。

总结起来,上下拉电阻作用就是可提高总线的抗电磁干扰能力,管脚悬空就比较容易接受外界的电磁干扰。

阻值选取:根据欧姆定律,选取合适的偏置电阻使在485总线上的匹配电阻上压降在200mV左右。

七、PIC单片机i2c总线的上拉电阻多大?

电压个单片机高电平电压匹配,低速100khz的I2C上拉一般是10K,高速I2C(400kz)上拉选择1k

顶一下
(0)
0%
踩一下
(0)
0%